不止布赶过去几年

2025-07-18 09:40:55来源:分类:探索

  新浪科技讯北京时间12月13日早间消息,目标据报道,不止布赶日前,英特美国电脑芯片巨头英特尔旗下的超星“组件研究集团”对外公布了多项新技术,据称可以在未来十年帮助英特尔芯片不断缩小尺寸、台积提升性能,电战堆叠其中的晶体一些技术准备将不同芯片进行堆叠处理。

  在美国旧金山举办的目标一次国际半导体会议上,该团队通过多篇论文公布了上述新技术。不止布赶

  过去几年,英特在制造更小、超星更快速的台积芯片方面(所谓“X纳米芯片”),英特尔输给了中国台湾的电战堆叠台积电和韩国三星电子两大对手;如今,英特尔正在千方百计重新赢得芯片制造领域的晶体领导者地位。

  此前,目标帕特·基辛格(PatGelsinger)担任英特尔信任首席执行官之后,推出一系列在2025年重新赢得优势地位的商业发展规划。而这一次该公司技术团队推出了一系列“技术性武器”,帮助英特尔在2025年后一直保持技术优势。

  据报道,传统的芯片制造都是在二维方向上,在特定面积内整合更多晶体管。英特尔技术团队提出了一个新的技术突破方向,那就是在三维方向上堆叠“小芯片”(或“芯片瓦”),从而在单位体积内整合更强大的晶体管和计算能力。该公司展示的技术显示,可以在相互叠加的小芯片上实现十倍于传统数量的通信连接管道,这也意味着未来小芯片一个叠加在另外一个“身上”的空间很广阔。

  半导体上最重要、最基本的组件是晶体管,它们相当于一个开关,代表数字逻辑体系的“1”或“0”状态。英特尔在这次大会上公布的一项可能是最重要的研究成果,正好展示了一种相互堆叠晶体管的新技术。

  英特尔技术团队表示,通过晶体管堆叠技术,可以使得在单位尺寸内整合的晶体管数量增长三成到五成。单位面积的晶体管数量越多,半导体的性能也就越强大,这正是全球半导体行业在过去50多年时间里不断发展的最重要原因和规律。

  在接受新闻界采访时,英特尔“组件研究集团”总监兼高级工程师保罗·费舍尔(PaulFischer)表示,通过把半导体零组件一个堆叠在另外一个身上,英特尔技术团队可节省芯片空间,“我们正减少芯片内部连接通道的长度,从而节省能耗,这样不仅提高芯片成本效益,更能增强芯片性能。”

更多资讯请点击:探索

推荐资讯

环球观焦点:湖南耒阳发生一起重大刑事案件 警方悬赏5万抓他

(资料图)凡本报记者署名文字、图片,版权均属新安晚报所有。任何媒体、网站或个人,未经授权不得转载、链接、转贴或以其他方式复制发表;已授权的媒体、网站,在使用时必须注明 “来源:大皖新闻”,违者将依法追

汉阴县城关一小:家校携手 共促成长

11月27日—28日晚,汉阴县城关一小召开2024年秋季学期一至六年级家长会。家长会伊始,该校负责人通过校园广播向家长们汇报了学校的基本情况、办学方向、育人理念及具体做法,介绍了城关一小实施集团化办学

知乎CTO李大海兼任面壁智能CEO 加速大模型研发进程

6月2日,知乎宣布公司合伙人、CTO李大海自即日起出任知乎的被投资企业面壁智能的董事和CEO,负责面壁智能战略发展和日常运营管理。同时李大海继续担任知乎的执行董事和CTO,主导知乎技术发展,紧密联动两